Dr.-Ing. Helmut Heimeier

Jahrgang 1940

Beruf

1961 - 1967Studium der Elektrotechnik, RWTH Aachen.
1967Diplom in Elektrotechnik, Fachrichtung Fernmeldetechnik, RWTH Aachen.
1967 - 1973Wissenschaftlicher Assistent, Institut für Theoretische Elektrotechnik, Prof. Dr. rer. nat. W. Engl, RWTH Aachen. Entwicklung von analogen Integrierten Schaltkreisen (Regler, Sensoren) für die Automobilindustrie.
1973Promotion, Fakultät für Elektrotechnik, RWTH Aachen.
1974 - 1975Entwicklungsingenieur, IBM Entwicklung und Forschung, Böblingen. Komponentenentwicklung, Bauelemente Entwurf und Analyse.
1976 - 1977Assignment, IBM Data Systems Division, East Fishkill, Hopewell Junction, N. Y., USA. Computer gestützter Entwurf von bipolaren Bauelementen.
1978 - 1985IBM Entwicklung und Forschung, Böblingen. Komponentenentwicklung, Schaltkreisentwurf. Entwicklung bipolarer VLSI Speicher in MTL Technologie.
1985 - 1995IBM Entwicklungslabor, Böblingen. Systementwicklung. Simulation und Test von VLSI Chips in CMOS Technologie.
1995Eintritt in den Ruhestand.

Ehrenämter und Hobbies

1992 - 1998Leiter der Bezirksgruppe Reutlingen des Bund Naturschutz Alb-Neckar e.V.
1993 - 2011Leiter der Kartierungsstelle des Arbeitskreises Heimische Orchideen Baden-Württemberg.
seit 1997Mit Ehefrau Magda Spielmann zusammen Wengerter (Winzer) in Steillage, Tübingen Unterjesingen.

Veröffentlichungen

G. Weil und H. Heimeier: MSI und LSI - Die Technik der integrierten Großschaltkreise. - ETZ-B, Bd. 21, H. 5, 1969.

H. Heimeier: Zweidimensionale numerische Lösung eines nichtlinearen Randwertproblems am Beispiel des Transistors im stationären Zustand. - Dissertation RWTH Aachen, 1973.

H. H. Heimeier: A two-dimensional numerical analysis of a silicon n-p-n transistor. - IEEE Trans. Electron Devices, vol. ED-20, No. 8, August 1973.

O. Manck, H. H. Heimeier and W. L. Engl: High injection in a two-dimensional transistor. - IEEE Trans. Electron Devices, vol. ED-21, No. 7, July 1974.

H. H. Heimeier and H. H. Berger: Evaluation of electron injection current density in p-layers for injection modeling of I²L . - IEEE J. Solid-State Circuits, vol. SC-12, No. 2, April 1977.

H. Heimeier, E. Klink and F. Wernicke: Integrated delay circuit. - IBM Tech. Discl. Bull., vol. 21, No. 2, July 1978.

R. Brosch, H. Heimeier and F. Wernicke: Integrated input level conversion circuit for bipolar circuits. - IBM Tech. Discl. Bull., vol. 22, No. 1, June 1979.

H. Heimeier, E. Klink, V. Rudolph and F. Wernicke: High-accuracy photolithographic mask. - IBM Tech. Discl. Bull., vol. 22, No. 2, July 1979.

H. Heimeier, W. Klein, E. Klink and F. Wernicke: Constant voltage clamp. - IBM Tech. Discl. Bull., vol. 22, No. 6, November 1979.

H. Heimeier, E. Klink, V. Rudolph and F. Wernicke: Improved contact hole definition for high-precision current mirror. - IBM Tech. Discl. Bull., vol. 22, No. 11, April 1980.

R. Brosch, H. Heimeier, E. Klink, K. Najmann and L. Ponthus: Double etch mask technology. - IBM Tech. Discl. Bull., vol. 22, No. 11, April 1980.

H. Heimeier, E. Klink, G. Reissing and F. Wernicke: Current mirror circuit. - IBM Tech. Discl. Bull., vol. 22, No. 11, April 1980.

R. Brosch, H. Heimeier, E. Klink and K. Najmann: Chip with different substrate voltage areas. - IBM Tech. Discl. Bull., vol. 23, No. 1, June 1980.

H. Heimeier, W. Klein, E. Klink and F. Wernicke: Generator for generating a temperature proportional voltage. - IBM Tech. Discl. Bull., vol. 23, No. 1, June 1980.

H. Heimeier, E. Klink, K. Najmann and F. Wernicke: MTL cell layout with improved cell stability. - IBM Tech. Discl. Bull., vol. 23, No. 2, July 1980.

H. Heimeier, E. Klink, K. Najmann and F. Wernicke: Process tolerance compensation in semiconductor technology. - IBM Tech. Discl. Bull., vol. 23, No. 3, August 1980.

H. Heimeier, W. Klein, K. Najmann and F. Wernicke: Clocked phase splitter. - IBM Tech. Discl. Bull., vol. 23, No. 9, February 1981.

H. Heimeier, W. Klein, K. Najmann and F. Wernicke: Data-out path with minimum delay. - IBM Tech. Discl. Bull., vol. 24, No. 1B, June 1981.

H. Heimeier, W. Klein, K. Najmann and F. Wernicke: Power control circuit. - IBM Tech. Discl. Bull., vol. 24, No. 2, July 1981.

H. Heimeier, W. Klein, K. Najmann and F. Wernicke: High-speed low-power transistor switch. - IBM Tech. Discl. Bull., vol. 24, No. 2, July 1981.

H. Heimeier, J. Keinert, E. Klink and F. Wernicke: Multi-emitter transistor with Schottky clamp diode. - IBM Tech. Discl. Bull., vol. 24, No. 8, January 1982.

H. Heimeier, W. Klein, K. Najmann and F. Wernicke: Temperature-compensated on-chip power system. - IBM Tech. Discl. Bull., vol. 25, No. 2, July 1982.

H. Heimeier, W. Klein, E. Klink and F. Wernicke: Suppressing voltage glitches in MTL storages. - IBM Tech. Discl. Bull., vol. 25, No. 3A, August 1982.

R. Brosch, H. Heimeier, W. Klein and K. H. Schaller: Darlington circuit with high collector-emitter breakdown voltage. - IBM Tech. Discl. Bull., vol. 26, No. 6, November 1983.

H. Heimeier, G. Henne, W. Klein and K. Najmann: Reliability monitor. - IBM Tech. Discl. Bull., vol. 26, No. 8, January 1984.

H. Heimeier, W. Klein, E. Klink and F. Wernicke: MTL/I²L memory cell. - IBM Tech. Discl. Bull., vol. 26, No. 9, February 1984.

S. Wiedmann, K. Heuber, F. Wernicke, W. Klein, R. Brosch, E. Klink and H. Heimeier: Injection-coupled logic leads bipolar RAMs to VLSI. - Electronics, vol. 57, No. 4,February 1984.

H. Heimeier, W. Klein, E. Klink and F. Wernicke: ESD protection. - IBM Tech. Discl. Bull., vol. 27, No. 2, July 1984.

M. Dahmen, H. Heimeier, E. Klink and R. Zuehlke: Semiconductor resistor. - IBM Tech. Discl. Bull., vol. 27, No. 2, July 1984.

H. Heimeier, W. Klein, E. Klink and F. Wernicke: Interlevel-short detector for semiconductor arrays. - IBM Tech. Discl. Bull., vol. 28, No. 5, October 1985.

Patente

H. Heimeier, W. Klein, E. Klink und F. Wernicke: Verfahren und Schaltungsanordnung zum Lesen und/oder Schreiben eines integrierten Halbleiterspeichers mit Speicherzellen in MTL-Technik. - Deutsches Patent DE 29 26 050 C2, 01.10.81.

H. Heimeier, W. Klein, E. Klink und F. Wernicke: Method of and circuit arrangement for reading and/or writing an integrated semiconductor storage with storage cells in MTL (I²L) technology. - United States Patent 4,330,853 May 18, 1982.

H. Heimeier, W. Klein, E. Klink und F. Wernicke: Integrated semiconductor memory and method of operating same. - United States Patent 4,313,179 Jan. 26, 1982.

H. Heimeier, W. Klein, E. Klink und F. Wernicke: Verfahren und Schaltungsanordnung zur Selektion und Entladung der Bitleitungskapazitäten für einen hochintegrierten MTL Halbleiterspeicher. - Europäisches Patent EP 0 020 995 B1, 15.06.83.

H. Heimeier, W. Klein, K. Najmann und F. Wernicke: Elektrische Speicheranordnung und Verfahren zu ihrem Betrieb. - Europäisches Patent EP 0 020 928 B1, 20.07.83.

R. Brosch, H. Heimeier, W. Klein and F. Wernicke: Circuit arrangement for capacitive read signal amplification in an integrated semiconductor store with storage cells in MTL technology. - United States Patent 4,397,002 Aug. 2, 1983.

R. Brosch, H. Heimeier, W. Klein und F. Wernicke: Verfahren zur kapazitiven Lesesignalverstärkung in einem integrierten Halbleiterspeicher mit Speicherzellen in MTL-Technik. - Europäisches Patent EP 0 031 001 B1, 16.11.83.

Veröffentlichungen: Hobby

H. Heimeier und T. Perschke: Zur Verbreitung einiger Ophrys-Taxa in der Süd- und Südwest-Türkei. Ophrys climacis spec. nov., eine bisher übersehene Art. - J. Eur. Orch. 30 (1): 202 - 229. 1998.

H. Heimeier: Zur floristischen Kartierung mittels GPS-Geräten. - J. Eur. Orch. 32 (1): 123 - 134. 2000.

H. Heimeier: Zum aktuellen Stand der Orchideenkartierung in Baden-Württemberg. - J. Eur. Orch. 34 (1): 207 - 219. 2002.

H. Heimeier: Anleitung zur floristischen Kartierung. Eine Mitteilung der zentralen Kartierungsstelle des AHO Baden-Württemberg. - J. Eur. Orch. 36 (2): 585 - 597. 2004.

H. Heimeier: Zum Tode Tobias Perschkes - Ein Nachruf. - J. Eur. Orch. 38 (4): 931 - 933. 2006.

T. Perschke † (herausgegeben von H. Heimeier): Zur Verbreitung ausgewählter Orchideen-Taxa in der Süd-Türkei. - J. Eur. Orch. 40 (2): 225 - 334. 2008.